アトミック・ルールのロゴ

TK242

ロスレス200Gパケットキャプチャソリューション

Atomic Rules社のTK242は、2つの100GbEストリームのロスレスパケットキャプチャを提供するビットストリームで、FPGAプログラミング不要のアウトオブボックスです。TK242 IPは、Intel® Agilex™ FPGAを搭載したBittWare カード上で動作します。イーサネットからユーザ空間のホスト・メモリまで、200Gb/s以上のPCIe Gen4 x16スループットを維持し、TK242はランタイム・プログラマブルな200Gb/s RSSフィルタ、6タプル、64Kエントリのフローテーブルとキュー・ルーティングを提供します。PCAP生成を含むすべてのフォーマットはハードウェアで行われ、ホストCPUからその機能をオフロードすることができます。高性能なタイミング機能には、ナノ秒分解能のパケットヘッドタイムスタンプが含まれ、2つの100GbEストリームを1つの時間単調順序ストリームに融合させることができます。

200 Gb/s RSSフィルタ
PCIe Gen4 x16

ナノ秒 タイムスタンプ

ロスレスキャプチャー

特徴

  • 2つの100GbEストリームのロスレスパケットキャプチャー
  • ナノ秒のタイムスタンプと時間順のマージ
  • 複数のPCAPファイルをハードウェアで生成する
  • ホストCPUのコア負担を極限まで軽減
  • オープンソースのCホストサンプル設計ですぐに始められる
TeraBox 1401B 1402Bサーバー

BittWare 高密度キャプチャソリューションの構築に最適な統合型サーバ「TeraBox」を提供。

データシートと製品詳細

機能詳細について

全体

  • 100Gの100GBASE-CR4ソース2本をロスレス、プロトコルにとらわれず同時インジェスト。
  • 両方のイングレスポートでナノ秒分解能のパケットヘッドタイムスタンプを実施。
  • オンライン、飛行中に両ポートを単一の時間単調な順序のストリームに融合させる
  • ランタイムプログラマブル200Gb/s RSSフィルタ、6タプル、64Kエントリフローテーブル、キュールーティング
  • 複数の並列PCAPフォーマットバイトストリームをハードウェアでオンライン、インフライトで生成。
  • イーサネットからユーザースペースホストメモリまで、PCIe Gen4 x16で200Gb/sを超えるスループットを持続。
  • ホストCPUの使用率が極めて低い - PCAPの生成を含むすべてのフォーマットをハードウェアで行う。

100GbE入力2系統

  • QSFP-DDは、100G CAUI-4 Rxを2つ提供します。
  • 2つのパラレル入力チャンネルには、それぞれ
    • 100 GbE PHY/PCS/MAC、RXヘッドタイムスタンプ付き
    • Atomic Rules MTAU レイヤー2プリフィルタ
    • ポートごとのRx統計が豊富
    • TimeServoシステムタイマ
    • ナノ秒分解能時間
    • 両ストリームを時間順にパケットマージ
    • シングル200Gbps/300Mpps出力ストリーム

RSSと配信

  • ラインレート 200Gbps / 300Mpps RSS 6タプルハッシング
    • ソフトウェアプログラマブル多項式
    • デフォルトのMicrosoft Toeplitzウェイト
  • 64K エントリフローリダイレクトテーブル
    • 各エントリーは、一意のPCAPフロー方向を識別するか、または廃棄されるフローを識別する。
    • ユースケースは以下の通りです:
      • 許可されたものはすべて1つのPCAPフローに送る
      • RSSは、複数のPCAPフロー間で許可された受信パケットを広げる
      • 合法的な傍受のために、特定のマッチングのみをホストに転送する。
  • 複数の並列H/W PCAPジェネレーター(P2PCAP)。
    • ナノ秒単位のパケットヘッダ追加
    • それぞれ200Gbps/300Mppsのフルフローに対応しています。

使用例

TK242を独自のソリューションに活用する方法はたくさんあります。ここではそのいくつかをご紹介します:

そのまま使える、プラグアンドゴーのパケットキャプチャソリューションです。

FPGAボード、ホスト、プラグインを追加し、Atomic Rules付属のサンプルデザインを使用してパケットをキャプチャします。デザインはデモされているものに限定されます。

ホストアプリケーションのコードを、PCAP形式のバイトストリームで満たされたメモリ内のハグページに向けます。

この設計例は、あなたの出発点です。パケットキャプチャの前、中、後に他の機能を追加してください。ほとんどの機能はDPDK.orgの標準APIを通じてプログラムされます。

他の機能を提供するために、例のデザインを変更する。

例えば、各 P2PCAP フローは、それ自身の libpcap ストリームとなり、それ自身のホストコアに供給することができます。

アトミック・ルールのロゴ

会社について

ネットワークとQoTのためのFPGA IPコンポーネントとソリューションのプロバイダーです。ホストメモリとFPGAファブリックロジック間の高スループット、低レイテンシ通信を実現するArkville データムーバーなどのIPを提供する。

価格や詳細についてご興味のある方は、こちらをご覧ください。

当社のテクニカルセールスチームは、在庫状況や構成情報を提供したり、技術的な質問に答えたりする準備ができています。