원자 규칙 로고

TK242

무손실 200G 패킷 캡처 솔루션

Atomic Rules의 TK242는 두 개의 100GbE 스트림에 대해 무손실 패킷 캡처를 제공하는 비트스트림으로, FPGA 프로그래밍 없이 바로 사용할 수 있습니다. TK242 IP는 인텔® 애자일렉스™ FPGA가 탑재된 비트웨어 카드에서 실행됩니다. 이더넷에서 사용자 공간 호스트 메모리까지 200Gb/s 이상의 PCIe Gen4 x16 처리량을 유지하는 TK242는 런타임 프로그래밍이 가능한 200Gb/s RSS 필터, 6-튜플, 64K 엔트리 플로우 테이블 및 큐 라우팅을 제공합니다. PCAP 생성을 포함한 모든 포맷은 하드웨어에서 수행되므로 호스트 CPU에서 해당 기능을 오프로드할 수 있습니다. 고성능 타이밍 기능에는 나노초 해상도 패킷 헤드 타임스탬핑이 포함되어 있어 두 개의 100GbE 스트림을 단일 시간 단조 스트림으로 융합할 수 있습니다.

200Gb/s RSS 필터
PCIe Gen4 x16

나노초 타임스탬프

무손실 캡처

특징

  • 두 개의 100GbE 스트림에 대한 무손실 패킷 캡처
  • 시간 순서 병합이 가능한 나노초 타임스탬프
  • 하드웨어에서 여러 PCAP 파일 생성
  • 매우 낮은 호스트 CPU 코어 부담
  • 빠르게 시작할 수 있는 오픈 소스 C 호스트 예제 디자인
TeraBox 1401B 1402B 서버

비트웨어는 고밀도 캡처 솔루션 구축에 완벽한 TeraBox 통합 서버를 제공합니다.

데이터 시트 및 제품 세부 정보

자세한 기능 목록

전체

  • 프로토콜에 구애받지 않는 무손실, 두 개의 100G 100GBASE-CR4 소스 동시 인제스트
  • 양쪽 수신 포트의 나노초 해상도 패킷 헤드 타임스탬프
  • 두 포트를 단일 시간 단조 스트림으로 온라인, 비행 중 융합합니다.
  • 런타임 프로그래밍 가능한 200Gb/s RSS 필터, 6-튜플, 64K 항목 플로우 테이블, 큐 라우팅
  • 다중 병렬 PCAP 형식 바이트 스트림의 하드웨어에서 온라인, 인플라이트 생성
  • 이더넷에서 사용자 공간 호스트 메모리까지 200Gb/s 이상의 PCIe Gen4 x16 지속 처리량
  • 매우 낮은 호스트 CPU 사용률 - PCAP 생성을 포함한 모든 포맷을 하드웨어에서 처리합니다.

2개의 100GbE 입력

  • QSFP-DD는 두 개의 100G CAUI-4 Rx를 제공합니다.
  • 두 개의 병렬 입력 채널에는 각각:
    • RX 헤드 타임스탬프가 있는 100GbE PHY/PCS/MAC
    • 원자 규칙 MTAU 레이어-2 사전 필터
    • 풍부한 포트별 Rx 통계
    • 타임서보 시스템 타이머
    • 나노초 해상도 시간
    • 두 스트림의 시간 순서 패킷 병합
    • 단일 200Gbps / 300Mpps 출력 스트림

RSS 및 배포

  • 회선 속도 200Gbps / 300Mpps RSS 6-튜플 해싱
    • 소프트웨어 프로그래밍 가능 다항식
    • 기본 Microsoft 토플리츠 가중치
  • 64K 항목 흐름 리디렉션 테이블
    • 각 항목은 고유한 PCAP 흐름 방향을 식별하거나 폐기할 흐름을 식별합니다.
    • 사용 사례는 다음과 같습니다:
      • 허용된 모든 것을 단일 PCAP 흐름으로 전송
      • RSS 확산은 여러 PCAP 흐름 간에 들어오는 패킷을 허용합니다.
      • 합법적인 가로채기를 위해 특정 경기만 호스트에게 전달하기
  • 다중 병렬 H/W PCAP 생성기(P2PCAP)
    • 패킷당 나노초 헤더 추가
    • 각각 전체 200Gbps / 300Mpps 흐름을 지원합니다.

사용 사례

자체 솔루션에 TK242를 활용하는 방법은 여러 가지가 있습니다. 다음은 그 중 몇 가지입니다:

즉시 사용 가능한 플러그 앤 고 패킷 캡처 솔루션을 그대로 사용하세요.

제공된 원자 규칙 예제 설계를 사용하여 FPGA 보드, 호스트, 플러그인을 추가하고 패킷을 캡처합니다. 설계는 예시된 것으로 제한됩니다.

호스트 애플리케이션 코드가 PCAP 형식의 바이트 스트림으로 채워진 인메모리 대용량 페이지를 가리킵니다.

예제 디자인은 시작점입니다. 패킷 캡처 전, 캡처 중, 캡처 후에 다른 기능을 추가하세요. 대부분의 기능은 DPDK.org 표준 API를 통해 프로그래밍됩니다.

다른 기능을 제공하도록 예제 디자인을 수정합니다.

예를 들어, 각 P2PCAP 흐름은 자체 호스트 코어를 공급하는 자체 libpcap 스트림이 될 수 있습니다.

원자 규칙 로고

회사 소개

네트워킹 및 시간 품질 향상을 위한 FPGA IP 구성 요소 및 솔루션 제공업체입니다. IP 제품에는 호스트 메모리와 FPGA 패브릭 로직 간의 높은 처리량, 짧은 지연 시간 통신을 위한 Arkville 데이터 무버가 포함됩니다.

가격이나 자세한 정보가 궁금하신가요?

기술 영업팀에서 가용성 및 구성 정보를 제공하거나 기술 관련 질문에 답변해 드립니다.